NOR gate - translation to
Diclib.com
Online Dictionary

NOR gate - translation to


joint denial         
  • 50px
  • 36px
  • 50px
  • 50px
  • 36px
  • 50px
  • 50px
  • 50px
BINARY OPERATION THAT IS TRUE IF AND ONLY IF BOTH OPERANDS ARE FALSE
Joint denial; Inclusive nor; Peirce arrow; Ampheck; Logical nor; NNOR; Von Neumann's challice; Von Neumann's chalice; Peirce's arrow; Pierce's arrow; ⊽

математика

конъюнкция отрицаний

nor         
WIKIMEDIA DISAMBIGUATION PAGE
NOR; NOR (disambiguation); Logical nor (disambiguation); Nor (disambiguation)
nor cj. 1) (употр. для выражения отрицания в последующих отриц. предложениях, если в первом содержится not, never или no) и... не, также... не; you don't seem to be well. Nor am I - вы, по-видимому, нездоровы, и я тоже (нездоров) 2) (употр. для усиления утверждения в отриц. предложении, следующем за утвердительным) также, тоже... не; we are young, nor are they old - мы молоды, и они также не стары 3) neither... nor - ни... ни; neither hot nor cold - ни жарко ни холодно 4) (вместо neither в конструкции neither nor) ни; nor he nor I was there - ни его, ни меня не было там 5) poet. (при опущении предшествующего neither) ни; thou nor I have made the world - ни ты, ни я не создали мира
Golden Gate         
  • issued in 1923]]
  • The [[Golden Gate Bridge]], as seen from the [[Marin Headlands]] looking south
  • Fog rolls into [[San Francisco Bay]] through the Golden Gate, almost obscuring [[Alcatraz Island]]
  • Fog obscures the Golden Gate as it spills into San Francisco Bay in this satellite image
  • Telegraph Hill]] by [[Carleton Watkins]] {{circa}} 1868
NORTH AMERICAN STRAIT
Straits of the Golden Gate; Golden gate; Golden Gate Strait; San Francisco Golden Gate; Puerta Dorada; Golden Gate, California

['gəuld(ə)n'geit]

общая лексика

прол. Золотые Ворота

Definition

IgG
см. Иммуноглобулины G.

Wikipedia

NOR gate
The NOR gate is a digital logic gate that implements logical NOR - it behaves according to the truth table to the right. A HIGH output (1) results if both the inputs to the gate are LOW (0); if one or both input is HIGH (1), a LOW output (0) results.